PCIE 6.0は2021年にすでに発表されています

PCIE 4.0はまだリリースされていません。PCI-SIGは、PAM4と256 GB/sの帯域幅を備えた(上記の)次の標準-PCIE 6.0を既に準備しています。 (画像ソース:PCI-SIG)

AMDS Ryzen 3000そしてx570スタンドPCI Express 4.0開始ブロックで。そしてまたPCI Express 5.0すでに定義されており、2020年にリリースされるべきです。

現在、PCI -Sigはすでに次の標準を発表しています - PCI Express 6.0256 GB/sでは、現在のPCIE 3.0(32 GB/s)の8倍の高範囲で、2021年に配信され、完成する必要があります。

PCIe 3.0は非常に長い間続きました。今後の標準の製品サイクルは、はるかに短いようです。 (画像ソース:PCI-SIG)

PCIE 4.0およびPCIE 5.0

amdsRyzen 30002019年7月7日に登場します。最初は一緒に来ますAM4メインボードx570チップセットと次のPCIE Generation-PCIE 4.0のリンギングを使用して、PCIE 3.0への帯域幅、転送速度、周波数を2倍にします。

PCI-SIGは最近発表しました、PCIE 5.0が完了しました持っている - 最終仕様は、PCIE 4.0へのデータ転送速度の倍増を提供します。

DIE周辺コンポーネントは、特別利益グループを相互接続します(PCI-SIG)Semi-Conductor Industry Companyのネットワークであり、PCI標準を管理および開発するために1992年に設立されました。

PCIe 3.0よりも8つの帯域幅

PCIe 6.0転送率は再び2倍にする必要があります。 64 gt/sは、PCIE 5.0(32ギガトランファーGT/s)と比較して可能になります。これは、256 GB/sの帯域幅、したがって現在の標準PCIE 3.0と比較して卑劣な組成に対応します。

安定性の問題により、古いボード用のAMDストロークPCIE4.0

PAM4は、前方エラー補正(FEC)で帯域幅を増やすことです。 (画像ソース:PCI-SIG)

PCIE 3.0、4.0、および5.0(128B/130B)とは対照的に、PCIE 6.0には新しい信号変調プロセスが使用されます。 SO -CALLEDでPulsamplitudeenmodulation(PCIE 6.0のPAM、PAM4)は、梱包して密集して送信できます。PAM4は既に光ファイバーネットワークに使用されています。

死ぬチャネル範囲ただし、(チャネルリーチ)は、変更されていません。 PCIE 5.0と同様に、信号損失許容範囲は36dBでなければなりません。

以前のすべてのPCIE標準と同様にPCIE 6.0下向きの互換性なれ。

Ryzen 3000の最初のX570ボードがパッシブ冷却を提示しました

日常生活のPCIe 6.0?

PCI Express 6.0は、専門的なアプリケーション、AI計算、クラウドコンピューティングにとって特に興味深いはずです。

最新のM.2 SSDとは別に、PCIE 4.0はほとんど使い果たされません。 (画像出典:Corsair)

したがって、プライベートユーザーにとっての利点についてはまだ議論できます - いずれにせよ、現在のM.2 SSDのみがPCIE 4.0の恩恵を受けることができます。

Radeon-RX-5700-Serie合成ベンチマークとは別に、PCIE 4.0をマスターした最初のグラフィックカードが間もなく存在する場合、より高い帯域幅はおそらくゲームのパフォーマンスで役割を果たしていません。現在のハイエンドGPUでさえ、PCIE 3.0を完全に刺激することさえありません。

PCI-SIGは、2021規格を完了するためのターゲットです。 PCIE 3.0(7年)にさらされた独自の2つのサイクルによると - PCIE 6.0 2022(PCIE 5.0 2020)。

ハードウェアのヒントシステムツールを使用して、独自のハードウェアについて詳しく説明します